參數(shù)資料
型號(hào): 74LVQ373SJX
廠商: FAIRCHILD SEMICONDUCTOR CORP
元件分類: 通用總線功能
英文描述: Low Voltage Octal Transparent Latch with 3-STATE Outputs
中文描述: LVQ SERIES, 8-BIT DRIVER, TRUE OUTPUT, PDSO20
封裝: 5.30 MM, EIAJ TYPE2, SOP-20
文件頁(yè)數(shù): 5/10頁(yè)
文件大小: 75K
代理商: 74LVQ373SJX
CAPACITIVE CHARACTERISTICS
Symbol
Parameter
Test Conditions
Value
Unit
V
CC
(V)
T
A
= 25
o
C
Min.
Typ.
-40 to 85
o
C
Min.
Max.
Max.
C
IN
C
OUT
C
PD
Input Capacitance
Output Capacitance
Power Dissipation
Capacitance (note 1)
3.3
3.3
3.3
5
10
10
pF
pF
pF
f
IN
= 10 MHz
1)C
PD
isdefined as thevalue oftheIC’sinternal equivalent capacitance whichiscalculated fromtheoperatingcurrent consumption without load.(Referto
TestCircuit).Average opertingcurrent canbeobtained bythefollowingequation. I
CC
(opr)=C
PD
V
CC
f
IN
+I
CC
/8(per Latch)
AC ELECTRICAL CHARACTERISTICS
(C
L
= 50 pF, R
L
= 500
, Input t
r
= t
f
=3 ns)
Symbol
Parameter
Test Condition
Value
Unit
V
CC
(V)
T
A
= 25
o
C
Min.
Typ.
-40 to 85
o
C
Min.
Max.
17.0
11.0
15.0
10.0
20.0
14.0
18.0
12.0
5.0
4.0
3.0
2.0
1.5
1.5
1.0
1.0
Max.
18.0
12.0
16.0
11.0
21.0
15.0
19.0
13.0
6.0
4.0
4.0
3.0
2.0
2.0
1.5
1.5
t
PLH
t
PHL
Propagation Delay Time
LE to Q
2.7
3.3
(*)
2.7
3.3
(*)
2.7
3.3
(*)
2.7
3.3
(*)
2.7
3.3
(*)
2.7
3.3
(*)
2.7
3.3
(*)
2.7
3.3
(*)
8.0
6.5
7.5
6.0
8.5
7.0
9.0
7.0
2.0
1.5
0.0
0.0
0.0
0.0
0.5
0.5
ns
t
PLH
t
PHL
Propagation Delay Time
D to Q
ns
t
PLZ
t
PHZ
Output Disable Time
ns
t
PZL
t
PZH
t
w
Output Enable Time
ns
LE pulse Width, HIGH
ns
t
sL
t
sH
Setup Time D to LE
HIGH or LOW
ns
t
hL
t
hH
Hold Time D to LE
HIGH or LOW
ns
t
OSLH
t
OSHL
Output to Output Skew
Time (note 1, 2)
ns
1) Skewis definedastheabsolute value ofthedifference betweentheactualpropagation delay for anytwooutputs of thesamedevice switchinginthe
samedirection, either HIGHorLOW (t
OSLH
=|t
PLHm
-t
PLHn
|,t
OSHL
=|t
PHLm
-t
pHLn
|)
2) Parameter guaranteed bydesign
(*) Voltagerangeis3.3V
±
0.3V
74LVQ373
5/10
相關(guān)PDF資料
PDF描述
74LVQ373 Low Voltage Octal Transparent Latch with 3-STATE Outputs
74LVQ373SJ Low Voltage Octal Transparent Latch with 3-STATE Outputs
74LVQ373SC Low Voltage Octal Transparent Latch with 3-STATE Outputs
74LVQ373SCX Low Voltage Octal Transparent Latch with 3-STATE Outputs
74LVQ374 Octal D-Type Flip Flop with 3 State Output Non Inverting(三態(tài)輸出的八D觸發(fā)器)
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
74LVQ373TTR 功能描述:閉鎖 Octal "D" Latch RoHS:否 制造商:Micrel 電路數(shù)量:1 邏輯類型:CMOS 邏輯系列:TTL 極性:Non-Inverting 輸出線路數(shù)量:9 高電平輸出電流: 低電平輸出電流: 傳播延遲時(shí)間: 電源電壓-最大:12 V 電源電壓-最小:5 V 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 封裝 / 箱體:SOIC-16 封裝:Reel
74LVQ374M 功能描述:觸發(fā)器 Quad "D" Latch RoHS:否 制造商:Texas Instruments 電路數(shù)量:2 邏輯系列:SN74 邏輯類型:D-Type Flip-Flop 極性:Inverting, Non-Inverting 輸入類型:CMOS 輸出類型: 傳播延遲時(shí)間:4.4 ns 高電平輸出電流:- 16 mA 低電平輸出電流:16 mA 電源電壓-最大:5.5 V 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:X2SON-8 封裝:Reel
74LVQ374MTR 功能描述:觸發(fā)器 Quad "D" Latch RoHS:否 制造商:Texas Instruments 電路數(shù)量:2 邏輯系列:SN74 邏輯類型:D-Type Flip-Flop 極性:Inverting, Non-Inverting 輸入類型:CMOS 輸出類型: 傳播延遲時(shí)間:4.4 ns 高電平輸出電流:- 16 mA 低電平輸出電流:16 mA 電源電壓-最大:5.5 V 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:X2SON-8 封裝:Reel
74LVQ374QSC 功能描述:觸發(fā)器 Oct D-Type Flip-Flop RoHS:否 制造商:Texas Instruments 電路數(shù)量:2 邏輯系列:SN74 邏輯類型:D-Type Flip-Flop 極性:Inverting, Non-Inverting 輸入類型:CMOS 輸出類型: 傳播延遲時(shí)間:4.4 ns 高電平輸出電流:- 16 mA 低電平輸出電流:16 mA 電源電壓-最大:5.5 V 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:X2SON-8 封裝:Reel
74LVQ374QSC_Q 功能描述:觸發(fā)器 Oct D-Type Flip-Flop RoHS:否 制造商:Texas Instruments 電路數(shù)量:2 邏輯系列:SN74 邏輯類型:D-Type Flip-Flop 極性:Inverting, Non-Inverting 輸入類型:CMOS 輸出類型: 傳播延遲時(shí)間:4.4 ns 高電平輸出電流:- 16 mA 低電平輸出電流:16 mA 電源電壓-最大:5.5 V 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:X2SON-8 封裝:Reel