• <table id="4kyrp"><em id="4kyrp"></em></table>
    <big id="4kyrp"><tr id="4kyrp"><label id="4kyrp"></label></tr></big>
    <dd id="4kyrp"><tr id="4kyrp"><sup id="4kyrp"></sup></tr></dd>
  • <samp id="4kyrp"></samp>
  • <menuitem id="4kyrp"><thead id="4kyrp"></thead></menuitem>
    <menuitem id="4kyrp"><label id="4kyrp"><s id="4kyrp"></s></label></menuitem>
    參數(shù)資料
    型號(hào): 74HCT670
    廠商: NXP Semiconductors N.V.
    英文描述: 4 x 4 register file; 3-state(4 x 4 寄存檔案;3態(tài))
    中文描述: 4 × 4注冊文件; 3態(tài)(4 × 4寄存檔案; 3態(tài))
    文件頁數(shù): 8/9頁
    文件大?。?/td> 80K
    代理商: 74HCT670
    December 1990
    8
    Philips Semiconductors
    Product specification
    4 x 4 register file; 3-state
    74HC/HCT670
    AC WAVEFORMS
    Fig.6
    Waveforms showing the read address input
    (R
    A
    , R
    B
    ) to output (Q
    n
    ) propagation delays
    and output transition times.
    (1) HC : V
    M
    = 50%; V
    I
    = GND to V
    .
    HCT : V
    M
    = 1.3 V; V
    I
    = GND to 3 V.
    Fig.7
    Waveforms showing the write enable input
    (WE) and data input (D
    n
    ) to output (Q
    n
    )
    propagation delays, and the write enable
    pulse width.
    (1) HC : V
    M
    = 50%; V
    I
    = GND to V
    .
    HCT : V
    M
    = 1.3 V; V
    I
    = GND to 3 V.
    Fig.8
    Waveforms showing the write address input (W
    A
    , W
    B
    ) and data input (D
    n
    ) to write enable (WE) set-up,
    hold and latch times.
    (1) HC : V
    M
    = 50%; V
    I
    = GND to V
    .
    HCT : V
    M
    = 1.3 V; V
    I
    = GND to 3 V.
    The shaded areas indicate when the input is permitted
    to change for predictable output performance.
    The time allowed for the internal output of the latch to
    assume the state of the new data (t
    ) is important
    only when attempting to read from a location
    immediately after that location has received new data.
    This parameter is measured from the falling edge of
    WE to the rising edge of R
    A
    or R
    B
    , RE must be LOW.
    相關(guān)PDF資料
    PDF描述
    74HC688 8-bit magnitude comparator
    74HCT688 8-bit magnitude comparator(8位等值比較器)
    74HC688 8-Bit Equality Comparator
    74HC7014 Hex non-inverting precision Schmitt-trigger
    74HC7014D-T SC70/&#181;DFN, Single/Dual Low-Voltage, Low-Power &#181;P Reset Circuits
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    74HCT670D 功能描述:寄存器 4X4 REGISTER FILE 3-STATE RoHS:否 制造商:NXP Semiconductors 邏輯類型:CMOS 邏輯系列:HC 電路數(shù)量:1 最大時(shí)鐘頻率:36 MHz 傳播延遲時(shí)間: 高電平輸出電流:- 7.8 mA 低電平輸出電流:7.8 mA 電源電壓-最大:6 V 最大工作溫度:+ 125 C 封裝 / 箱體:SOT-38 封裝:Tube
    74HCT670D,652 功能描述:寄存器 4X4 REGISTER FILE RoHS:否 制造商:NXP Semiconductors 邏輯類型:CMOS 邏輯系列:HC 電路數(shù)量:1 最大時(shí)鐘頻率:36 MHz 傳播延遲時(shí)間: 高電平輸出電流:- 7.8 mA 低電平輸出電流:7.8 mA 電源電壓-最大:6 V 最大工作溫度:+ 125 C 封裝 / 箱體:SOT-38 封裝:Tube
    74HCT670D,653 功能描述:寄存器 4X4 REGISTER FILE RoHS:否 制造商:NXP Semiconductors 邏輯類型:CMOS 邏輯系列:HC 電路數(shù)量:1 最大時(shí)鐘頻率:36 MHz 傳播延遲時(shí)間: 高電平輸出電流:- 7.8 mA 低電平輸出電流:7.8 mA 電源電壓-最大:6 V 最大工作溫度:+ 125 C 封裝 / 箱體:SOT-38 封裝:Tube
    74HCT670DB 功能描述:寄存器 4X4 REGISTER FILE 3-STATE RoHS:否 制造商:NXP Semiconductors 邏輯類型:CMOS 邏輯系列:HC 電路數(shù)量:1 最大時(shí)鐘頻率:36 MHz 傳播延遲時(shí)間: 高電平輸出電流:- 7.8 mA 低電平輸出電流:7.8 mA 電源電壓-最大:6 V 最大工作溫度:+ 125 C 封裝 / 箱體:SOT-38 封裝:Tube
    74HCT670DB,112 功能描述:寄存器 4X4 REGISTER FILE RoHS:否 制造商:NXP Semiconductors 邏輯類型:CMOS 邏輯系列:HC 電路數(shù)量:1 最大時(shí)鐘頻率:36 MHz 傳播延遲時(shí)間: 高電平輸出電流:- 7.8 mA 低電平輸出電流:7.8 mA 電源電壓-最大:6 V 最大工作溫度:+ 125 C 封裝 / 箱體:SOT-38 封裝:Tube