參數(shù)資料
型號(hào): 74HCT648
廠商: NXP Semiconductors N.V.
英文描述: Dual 4-Input Positive-NAND Gates 14-SOIC -40 to 85
中文描述: 八路總線收發(fā)器/冊(cè);三態(tài);反相
文件頁(yè)數(shù): 6/12頁(yè)
文件大?。?/td> 95K
代理商: 74HCT648
December 1990
6
Philips Semiconductors
Product specification
Octal bus transceiver/register; 3-state;
inverting
74HC/HCT648
DC CHARACTERISTICS FOR 74HC
For the DC characteristics see
“74HC/HCT/HCU/HCMOS Logic Family Specifications”
.
Output capability: bus driver
I
CC
category: MSI
AC CHARACTERISTICS FOR 74HC
GND = 0 V; t
r
= t
f
= 6 ns; C
L
= 50 pF
SYMBOL
PARAMETER
T
amb
(
°
C)
UNIT
TEST CONDITIONS
74HC
V
CC
(V)
WAVEFORMS
+25
40 to +85
40 to +125
min.
typ.
max.
min.
max.
min.
max.
t
PHL
/ t
PLH
propagation delay
A
n
, B
n
to B
n
, A
n
39
14
11
74
27
22
55
20
16
52
19
15
61
22
18
52
19
15
55
20
16
14
5
4
25
9
7
0
0
0
6
2
2
22
68
81
135
27
23
230
46
39
190
38
32
175
35
30
175
35
30
175
35
30
175
35
30
60
12
10
170
34
29
290
58
49
240
48
41
220
44
37
220
44
37
220
44
37
220
44
37
75
15
13
205
41
35
345
69
59
285
57
48
265
53
45
265
53
45
265
53
45
265
53
45
90
18
15
ns
2.0
4.5
6.0
2.0
4.5
6.0
2.0
4.5
6.0
2.0
4.5
6.0
2.0
4.5
6.0
2.0
4.5
6.0
2.0
4.5
6.0
2.0
4.5
6.0
2.0
4.5
6.0
2.0
4.5
6.0
2.0
4.5
6.0
2.0
4.5
6.0
Fig.6
t
PHL
/ t
PLH
propagation delay
CP
AB
, CP
BA
to B
n
, A
n
ns
Fig.7
t
PHL
/ t
PLH
propagation delay
S
AB
, S
BA
to B
n
, A
n
ns
Fig.8
t
PZH
/ t
PZL
3-state output enable
time OE to A
n
, B
n
ns
Fig.9
t
PHZ
/ t
PLZ
3-state output disable
time OE to A
n
, B
n
ns
Fig.9
t
PZH
/ t
PZL
3-state output enable
time DIR to A
n
, B
n
ns
Fig.10
t
PHZ
/ t
PLZ
3-state output disable
time DIR to A
n
, B
n
ns
Fig.10
t
THL
/ t
TLH
output transition time
ns
Fig.6 and Fig.8
t
W
clock pulse width
HIGH or LOW
CP
AB
or CP
BA
80
16
14
60
12
10
35
7
6
6.0
30
35
100
20
17
75
15
13
45
9
8
4.8
24
28
120
24
20
90
18
15
55
11
9
4.0
20
24
ns
Fig.7
t
su
set-up time
A
n
, B
n
to CP
AB
, CP
BA
ns
Fig.7
t
h
hold time
A
n
, B
n
to CP
AB
, CP
BA
ns
Fig.7
f
max
maximum clock pulse
frequency
MHz
Fig.7
相關(guān)PDF資料
PDF描述
74HC648 Octal bus transceiver/register; 3-state; inverting
74HCT7273 Dual 4-Input Positive-NAND Gates 14-SO -40 to 85
74HCT73 Dual JK flip-flop with reset;negative-edge trigger(帶復(fù)位的雙JK觸發(fā)器;下降沿觸發(fā))
74HCT74 Dual D-TYPE flip-flop with set and reset;positive-edge trigger(帶指令集和復(fù)位的雙D觸發(fā)器;上升沿觸發(fā))
74HCT85D-T Magnitude Comparator
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
74HCT652D 功能描述:總線收發(fā)器 OCTAL XCVR/REG 3-S RoHS:否 制造商:Fairchild Semiconductor 邏輯類型:CMOS 邏輯系列:74VCX 每芯片的通道數(shù)量:16 輸入電平:CMOS 輸出電平:CMOS 輸出類型:3-State 高電平輸出電流:- 24 mA 低電平輸出電流:24 mA 傳播延遲時(shí)間:6.2 ns 電源電壓-最大:2.7 V, 3.6 V 電源電壓-最小:1.65 V, 2.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TSSOP-48 封裝:Reel
74HCT652D,112 功能描述:總線收發(fā)器 OCTAL XCVR/REG 3-S RoHS:否 制造商:Fairchild Semiconductor 邏輯類型:CMOS 邏輯系列:74VCX 每芯片的通道數(shù)量:16 輸入電平:CMOS 輸出電平:CMOS 輸出類型:3-State 高電平輸出電流:- 24 mA 低電平輸出電流:24 mA 傳播延遲時(shí)間:6.2 ns 電源電壓-最大:2.7 V, 3.6 V 電源電壓-最小:1.65 V, 2.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TSSOP-48 封裝:Reel
74HCT652D,118 功能描述:總線收發(fā)器 OCTAL XCVR/REG 3-S RoHS:否 制造商:Fairchild Semiconductor 邏輯類型:CMOS 邏輯系列:74VCX 每芯片的通道數(shù)量:16 輸入電平:CMOS 輸出電平:CMOS 輸出類型:3-State 高電平輸出電流:- 24 mA 低電平輸出電流:24 mA 傳播延遲時(shí)間:6.2 ns 電源電壓-最大:2.7 V, 3.6 V 電源電壓-最小:1.65 V, 2.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TSSOP-48 封裝:Reel
74HCT652D112 制造商:Rochester Electronics LLC 功能描述: 制造商:NXP 功能描述: 制造商:NXP Semiconductors 功能描述:
74HCT652D-T 功能描述:總線收發(fā)器 OCTAL XCVR/REG 3-S RoHS:否 制造商:Fairchild Semiconductor 邏輯類型:CMOS 邏輯系列:74VCX 每芯片的通道數(shù)量:16 輸入電平:CMOS 輸出電平:CMOS 輸出類型:3-State 高電平輸出電流:- 24 mA 低電平輸出電流:24 mA 傳播延遲時(shí)間:6.2 ns 電源電壓-最大:2.7 V, 3.6 V 電源電壓-最小:1.65 V, 2.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TSSOP-48 封裝:Reel