參數(shù)資料
型號(hào): 74AVC16836ADGG,118
廠商: NXP Semiconductors
文件頁(yè)數(shù): 8/11頁(yè)
文件大小: 0K
描述: IC RGSTRD DVR 3-ST 20BIT 56TSSOP
產(chǎn)品培訓(xùn)模塊: Logic Packages
標(biāo)準(zhǔn)包裝: 2,000
系列: 74AVC
邏輯類型: 緩沖器/線路驅(qū)動(dòng)器,非反相
元件數(shù): 1
每個(gè)元件的位元數(shù): 20
輸出電流高,低: 12mA,12mA
電源電壓: 1.2 V ~ 3.6 V
工作溫度: -40°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 56-TFSOP(0.240",6.10mm 寬)
供應(yīng)商設(shè)備封裝: 56-TSSOP
包裝: 帶卷 (TR)
其它名稱: 74AVC16836ADG-T
74AVC16836ADG-T-ND
935267933118
Philips Semiconductors
Product data
74AVC16836A
20-bit registered driver with inverted register enable
and Dynamic Controlled Outputs
(3-State)
2002 Aug 02
6
AC CHARACTERISTICS
GND = 0 V; tr = tf ≤ 2.0 ns; CL = 30 pF
LIMITS
SYMBOL
PARAMETER
WAVEFORM
VCC = 3.3 ± 0.3 V
VCC = 2.5 ± 0.2 V
VCC = 1.8 ± 0.15 V
VCC =
1.5
± 0.1 V
VCC =
1.2 V
UNIT
MIN
TYP1
MAX
MIN
TYP1
MAX
MIN
TYP1
MAX
MIN
MAX
TYP
Propagation
delay
An to Yn
1, 7
0.7
1.5
2.7
0.8
1.7
3.2
1.0
2.4
4.4
2.0
5.3
4.7
ns
tPHL/tPLH
Propagation
delay
LE to Yn
2, 7
0.7
1.7
3.4
1.0
2.1
3.5
1.5
2.7
5.0
2.0
5.6
5.0
ns
Propagation
delay
CP to Yn
3, 7
0.7
1.6
3.0
0.8
1.7
3.2
1.2
2.3
4.1
2.0
4.7
5.7
ns
tPZH/tPZL
3-State output
enable time
OE to Yn
6, 7
1.0
1.9
3.6
1.0
2.4
4.0
1.5
3.0
5.4
2.5
6.8
6.0
ns
tPHZ/tPLZ
3-State output
disable time
OE to Yn
6, 7
1.0
2.5
4.8
1.0
2.1
4.7
1.5
3.7
7.5
2.5
7.6
6.6
ns
t
CP pulse width
HIGH or LOW
3, 7
1.0
1.2
2.0
ns
tW
LE pulse width
HIGH
2, 7
1.0
1.2
2.0
ns
tS
Set-up time
An to CP
5, 7
0.2
0
0.3
0
0.2
0
0.3
0
ns
tSU
Set-up time
An to LE
4, 7
0.3
0
0.6
0.2
0.9
0.4
1.3
1.2
ns
t
Hold time
An to CP
5, 7
1.2
0.5
0.6
0.2
0.6
0.2
0.6
0.1
ns
th
Hold time
An to LE
4, 7
1.0
0.5
0.5
0.1
0.4
0
0.2
–0.7
ns
fmax
Maximum clock
pulse frequency
3, 7
500
400
250
MHz
NOTE:
1. All typical values are measured at Tamb = 25°C and at VCC = 1.8 V, 2.5 V, 3.3 V.
相關(guān)PDF資料
PDF描述
74AVC16835ADGV,118 IC RGSTRD DVR 3-ST 18BIT 56TVSOP
74AVC16835ADGG,118 IC RGSTRD DVR 3-ST 18BIT 56TSSOP
ED951/6 TERMINAL BLOCK PLUG 5MM 6POS
OSTHW123052 TERMINAL BLOCK PLUG 3.81MM 12POS
74HC9114D,118 IC NINE WIDE SCHMITT BUFF 20SOIC
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
74AVC16836ADG-T 功能描述:總線收發(fā)器 20-BIT REG DR W/INV REG (3-S) RoHS:否 制造商:Fairchild Semiconductor 邏輯類型:CMOS 邏輯系列:74VCX 每芯片的通道數(shù)量:16 輸入電平:CMOS 輸出電平:CMOS 輸出類型:3-State 高電平輸出電流:- 24 mA 低電平輸出電流:24 mA 傳播延遲時(shí)間:6.2 ns 電源電壓-最大:2.7 V, 3.6 V 電源電壓-最小:1.65 V, 2.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TSSOP-48 封裝:Reel
74AVC16836ADGV 功能描述:總線收發(fā)器 20-BIT REG DRIV/INV REG/DCO 3S RoHS:否 制造商:Fairchild Semiconductor 邏輯類型:CMOS 邏輯系列:74VCX 每芯片的通道數(shù)量:16 輸入電平:CMOS 輸出電平:CMOS 輸出類型:3-State 高電平輸出電流:- 24 mA 低電平輸出電流:24 mA 傳播延遲時(shí)間:6.2 ns 電源電壓-最大:2.7 V, 3.6 V 電源電壓-最小:1.65 V, 2.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TSSOP-48 封裝:Reel
74AVC16836ADGV,112 功能描述:總線收發(fā)器 20-BIT REG DRIV/INV RoHS:否 制造商:Fairchild Semiconductor 邏輯類型:CMOS 邏輯系列:74VCX 每芯片的通道數(shù)量:16 輸入電平:CMOS 輸出電平:CMOS 輸出類型:3-State 高電平輸出電流:- 24 mA 低電平輸出電流:24 mA 傳播延遲時(shí)間:6.2 ns 電源電壓-最大:2.7 V, 3.6 V 電源電壓-最小:1.65 V, 2.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TSSOP-48 封裝:Reel
74AVC16836ADGV,118 功能描述:總線收發(fā)器 20-BIT REG DRIV/INV RoHS:否 制造商:Fairchild Semiconductor 邏輯類型:CMOS 邏輯系列:74VCX 每芯片的通道數(shù)量:16 輸入電平:CMOS 輸出電平:CMOS 輸出類型:3-State 高電平輸出電流:- 24 mA 低電平輸出電流:24 mA 傳播延遲時(shí)間:6.2 ns 電源電壓-最大:2.7 V, 3.6 V 電源電壓-最小:1.65 V, 2.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TSSOP-48 封裝:Reel
74AVC16836ADGV-T 功能描述:總線收發(fā)器 20-BIT REG DRIV/INV REG/DCO 3S RoHS:否 制造商:Fairchild Semiconductor 邏輯類型:CMOS 邏輯系列:74VCX 每芯片的通道數(shù)量:16 輸入電平:CMOS 輸出電平:CMOS 輸出類型:3-State 高電平輸出電流:- 24 mA 低電平輸出電流:24 mA 傳播延遲時(shí)間:6.2 ns 電源電壓-最大:2.7 V, 3.6 V 電源電壓-最小:1.65 V, 2.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TSSOP-48 封裝:Reel