型號: | 5SGR30L4501 |
英文描述: | THYRISTOR|REVERSE-CONDUCTING|4.5KV V(DRM)|TO-200VAR120 |
中文描述: | 晶閘管|反向?qū)щ妡 4.5KV五(DRM)的|對200VAR120 |
文件頁數(shù): | 2/2頁 |
文件大?。?/td> | 127K |
代理商: | 5SGR30L4501 |
相關(guān)PDF資料 |
PDF描述 |
---|---|
5SGA30L2501 | THYRISTOR|GTO|2.5KV V(DRM)|TO-200VAR120 |
5SGA30L4502 | 3-Pin, Ultra-Low-Power SC70/SOT µP Reset Circuits |
5SGR20L2501 | THYRISTOR|GTO|2.5KV V(DRM)|TO-200VAR120 |
5SGR20L4501 | 3-Pin, Ultra-Low-Power SC70/SOT µP Reset Circuits |
5TT12 | Slow Blow Fuse Series |
相關(guān)代理商/技術(shù)參數(shù) |
參數(shù)描述 |
---|---|
5SGSED6K1F40C2L | 功能描述:FPGA - 現(xiàn)場可編程門陣列 FPGA - Stratix V GS 2320 LABS 696 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256 |
5SGSED6K1F40C2LN | 功能描述:FPGA - 現(xiàn)場可編程門陣列 FPGA - Stratix V GS 2320 LABS 696 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256 |
5SGSED6K1F40C2N | 功能描述:FPGA - 現(xiàn)場可編程門陣列 FPGA - Stratix V GS 2320 LABS 696 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256 |
5SGSED6K1F40I2N | 功能描述:FPGA - 現(xiàn)場可編程門陣列 FPGA - Stratix V GS 2320 LABS 696 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256 |
5SGSED6K2F40C2L | 功能描述:FPGA - 現(xiàn)場可編程門陣列 FPGA - Stratix V GS 2320 LABS 696 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256 |