• 收藏本站
    • 您好,
      買賣IC網(wǎng)歡迎您。
    • 請登錄
    • 免費注冊
    • 我的買賣
    • 新采購0
    • VIP會員服務(wù)
    • [北京]010-87982920
    • [深圳]0755-82701186
    • 網(wǎng)站導(dǎo)航
    發(fā)布緊急采購
    • IC現(xiàn)貨
    • IC急購
    • 電子元器件
    VIP會員服務(wù)
    • 您現(xiàn)在的位置:買賣IC網(wǎng) > PDF目錄100471 > 550CD074M250DGR (SILICON LABORATORIES) VCXO, CLOCK, 74.25 MHz, CMOS OUTPUT PDF資料下載
    參數(shù)資料
    型號: 550CD074M250DGR
    廠商: SILICON LABORATORIES
    元件分類: VCXO, clock
    英文描述: VCXO, CLOCK, 74.25 MHz, CMOS OUTPUT
    封裝: ROHS COMPLIANT PACKAGE-6
    文件頁數(shù): 7/14頁
    文件大?。?/td> 230K
    代理商: 550CD074M250DGR
    第1頁第2頁第3頁第4頁第5頁第6頁當(dāng)前第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁
    Si550
    2
    Rev. 0.6
    1. Electrical Specifications
    Table 1. Recommended Operating Conditions
    Parameter
    Symbol
    Test Condition
    Min
    Typ
    Max
    Units
    Supply Voltage1
    VDD
    3.3 V option
    2.97
    3.3
    3.63
    V
    2.5 V option
    2.25
    2.5
    2.75
    1.8 V option
    1.71
    1.8
    1.89
    Supply Current
    IDD
    Output enabled
    LVPECL
    CML
    LVDS
    CMOS
    —
    120
    108
    99
    90
    130
    117
    108
    98
    mA
    tristate mode
    —
    60
    75
    Output Enable (OE)2
    VIH
    0.75 x VDD
    ——
    V
    VIL
    ——
    0.5
    Operating Temperature Range
    TA
    –40
    —
    85
    °C
    Notes:
    1. Selectable parameter specified by part number. See 3. "Ordering Information" on page 8 for further details.
    2. OE pin includes a 17 k
    resistor to VDD.
    Table 2. VC Control Voltage Input
    Parameter
    Symbol
    Test Condition
    Min
    Typ
    Max
    Units
    Control Voltage Tuning Slope1,2,3
    KV
    10 to 90% of VDD
    —33
    45
    90
    135
    180
    356
    —
    ppm/V
    Control Voltage Linearity4
    LVC
    BSL
    –5
    ±1
    +5
    %
    Incremental
    –10
    ±5
    +10
    Modulation Bandwidth
    BW
    9.3
    10.0
    10.7
    kHz
    VC Input Impedance
    ZVC
    500
    —
    k
    Nominal Control Voltage
    VCNOM
    @ fO
    —VDD/2
    —
    V
    Control Voltage Tuning Range
    VC
    0VDD
    V
    Notes:
    1. Positive slope; selectable option by part number. See 3. "Ordering Information" on page 8.
    2. For best jitter and phase noise performance, always choose the smallest KV that meets the application’s minimum APR
    requirements. See “AN266: VCXO Tuning Slope (KV), Stability, and Absolute Pull Range (APR)” for more information.
    3. KV variation is ±10% of typical values.
    4. BSL determined from deviation from best straight line fit with VC ranging from 10 to 90% of VDD. Incremental slope
    determined with VC ranging from 10 to 90% of VDD.
    相關(guān)PDF資料
    PDF描述
    550BF080M000DGR VCXO, CLOCK, 80 MHz, LVDS OUTPUT
    550CE051M840DG VCXO, CLOCK, 51.84 MHz, CMOS OUTPUT
    550CE122M880DG VCXO, CLOCK, 122.88 MHz, CMOS OUTPUT
    5G534A-150T-FREQ VCXO, CLOCK, 1 MHz - 50 MHz, HCMOS/TTL OUTPUT
    550MAFREQBGR VCXO, CLOCK, 10 MHz - 945 MHz, LVPECL OUTPUT
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    550CD122M880DG 制造商:Silicon Laboratories Inc 功能描述:OSCILLATOR - Trays
    550CD122M880DGR 制造商:Silicon Laboratories Inc 功能描述:OSCILLATOR - Tape and Reel
    550CD125M000DG 制造商:Silicon Laboratories Inc 功能描述:OSCILLATOR - Trays
    550CD125M000DGR 制造商:Silicon Laboratories Inc 功能描述:OSCILLATOR - Tape and Reel
    550CD135M000DG 制造商:Silicon Laboratories Inc 功能描述:OSCILLATOR - Trays
    發(fā)布緊急采購,3分鐘左右您將得到回復(fù)。

    采購需求

    (若只采購一條型號,填寫一行即可)

    發(fā)布成功!您可以繼續(xù)發(fā)布采購。也可以進(jìn)入我的后臺,查看報價

    發(fā)布成功!您可以繼續(xù)發(fā)布采購。也可以進(jìn)入我的后臺,查看報價

    *型號 *數(shù)量 廠商 批號 封裝
    添加更多采購

    我的聯(lián)系方式

    *
    *
    *
    • VIP會員服務(wù) |
    • 廣告服務(wù) |
    • 付款方式 |
    • 聯(lián)系我們 |
    • 招聘銷售 |
    • 免責(zé)條款 |
    • 網(wǎng)站地圖

    感谢您访问我们的网站,您可能还对以下资源感兴趣:

    两性色午夜免费视频

        <bdo id="2atjn"><small id="2atjn"><meter id="2atjn"></meter></small></bdo>
        <mark id="2atjn"></mark>