• <dl id="hbheh"><span id="hbheh"><delect id="hbheh"></delect></span></dl>
    <input id="hbheh"><span id="hbheh"></span></input>
  • <ins id="hbheh"><sup id="hbheh"></sup></ins>
    <input id="hbheh"><sup id="hbheh"><small id="hbheh"></small></sup></input>
  • <ins id="hbheh"><sup id="hbheh"></sup></ins>
    <wbr id="hbheh"></wbr><dl id="hbheh"><span id="hbheh"><tr id="hbheh"></tr></span></dl>
    <nobr id="hbheh"><menu id="hbheh"></menu></nobr>
    參數(shù)資料
    型號(hào): OR3T1256PS240-DB
    廠商: LATTICE SEMICONDUCTOR CORP
    元件分類(lèi): FPGA
    英文描述: FPGA, 784 CLBS, 186000 GATES, PQFP240
    封裝: PLASTIC, SQFP2-240
    文件頁(yè)數(shù): 97/203頁(yè)
    文件大?。?/td> 1368K
    代理商: OR3T1256PS240-DB
    第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)當(dāng)前第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)
    186
    Lattice Semiconductor
    Data Sheet
    November 2006
    ORCA Series 3C and 3T FPGAs
    B19
    PT9B
    PT11D
    I/O
    D18
    PT9C
    PT12A
    I/O-D0/DIN
    A19
    PT9D
    PT12C
    I/O
    C18
    PT10A
    PT12D
    I/O
    B18
    PT10B
    PT13A
    I/O
    A18
    PT10C
    PT13C
    I/O
    C17
    PT10D
    PT13D
    I/O-D1
    B17
    PT11A
    PT14A
    I/O-D2
    A17
    PT11B
    PT14B
    I/O
    B16
    PT11C
    PT14C
    I/O
    D16
    PT11D
    PT14D
    I/O
    C16
    PT12A
    PT15A
    I/O-D3
    A15
    PT12B
    PT15B
    I/O
    B15
    PT12C
    PT15C
    I/O
    C15
    PECKT
    I-ECKT
    A14
    PT13A
    PT16A
    I/O-D4
    B14
    PT13B
    PT16B
    I/O
    C14
    PT13C
    PT16D
    I/O
    A13
    PT13D
    PT17A
    I/O
    D14
    PT14A
    PT17B
    I/O
    B13
    PT14B
    PT17D
    I/O
    C13
    PT14C
    PT18A
    I/O-D5
    B12
    PT14D
    PT18B
    I/O
    D13
    PT15A
    PT18D
    I/O
    C12
    PT15B
    PT19A
    I/O
    A11
    PT15D
    PT19D
    I/O
    B11
    PT16A
    PT20A
    I/O
    D12
    PT16B
    PT20D
    I/O-D6
    C11
    PT16C
    PT21A
    I/O
    A10
    PT16D
    PT21D
    I/O
    B10
    PT17A
    PT22D
    I/O
    C10
    PT17B
    PT23B
    I/O
    A9
    PT17C
    PT23C
    I/O
    B9
    PT17D
    PT23D
    I/O
    D10
    PT18A
    PT24A
    I/O
    C9
    PT18B
    PT24B
    I/O
    B8
    PT18C
    PT24C
    I/O
    C8
    PT18D
    PT24D
    I/O-D7
    D9
    PT19A
    PT25A
    I/O
    A7
    PT19B
    PT25B
    I/O
    B7
    PT19C
    PT25C
    I/O
    C7
    PT19D
    PT25D
    I/O
    D8
    PT20A
    PT26A
    I/O
    A6
    PT20B
    PT26B
    I/O
    B6
    PT20C
    PT26C
    I/O
    C6
    PT20D
    PT26D
    I/O
    A5
    PT21A
    PT27A
    I/O-RDY/RCLK/MPI_ALE
    B5
    PT21B
    PT27B
    I/O
    C5
    PT21C
    PT27C
    I/O
    D6
    PT21D
    PT27D
    I/O
    Pin
    OR3C/T80
    Pad
    OR3T125
    Pad
    Function
    A4
    PT22A
    PT28A
    I/O
    B4
    PT22B
    PT28B
    I/O
    C4
    PT22C
    PT28C
    I/O
    D5
    PT22D
    PT28D
    I/O-SECKUR
    A12
    VSS
    A16
    VSS
    A2
    VSS
    A20
    VSS
    A24
    VSS
    A29
    VSS
    A3
    VSS
    A30
    VSS
    A8
    VSS
    AD1
    VSS
    AD31
    VSS
    AJ1
    VSS
    AJ2
    VSS
    AJ30
    VSS
    AJ31
    VSS
    AK1
    VSS
    AK29
    VSS
    AK3
    VSS
    AK31
    VSS
    AL12
    VSS
    AL16
    VSS
    AL2
    VSS
    AL20
    VSS
    AL24
    VSS
    AL29
    VSS
    AL3
    VSS
    AL30
    VSS
    AL8
    VSS
    B1
    VSS
    B29
    VSS
    B3
    VSS
    B31
    VSS
    C1
    VSS
    C2
    VSS
    C30
    VSS
    C31
    VSS
    H1
    VSS
    H31
    VSS
    M1
    VSS
    M31
    VSS
    T1
    VSS
    T31
    VSS
    Y1
    VSS
    Y31
    VSS
    A1
    VDD
    A31
    VDD
    Pin
    OR3C/T80
    Pad
    OR3T125
    Pad
    Function
    Select
    devices
    have
    been
    discontinued.
    See
    Ordering
    Information
    section
    for
    product
    status.
    相關(guān)PDF資料
    PDF描述
    OR3T1256PS240I-DB FPGA, 784 CLBS, 186000 GATES, PQFP240
    OR3T1257PS208-DB FPGA, 784 CLBS, 186000 GATES, PQFP208
    OR3T306S240I-DB FPGA, 196 CLBS, 48000 GATES, PQFP240
    OR3T307S240-DB FPGA, 196 CLBS, 48000 GATES, PQFP240
    OR3T556PS240-DB FPGA, 324 CLBS, 80000 GATES, PQFP240
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    OR3T125-6PS240I 制造商:AGERE 制造商全稱:AGERE 功能描述:3C and 3T Field-Programmable Gate Arrays
    OR3T1256PS240I-DB 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門(mén)陣列 6272 LUT 342 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
    OR3T125-7BA352 制造商:AGERE 制造商全稱:AGERE 功能描述:3C and 3T Field-Programmable Gate Arrays
    OR3T1257BA352-DB 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門(mén)陣列 6272 LUT 342 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
    OR3T125-7BA352I 制造商:AGERE 制造商全稱:AGERE 功能描述:3C and 3T Field-Programmable Gate Arrays