
Table of Contents
Technical Data
MC68H(R)C908JL3E/JK3E/JK1E
—
Rev. 2.0
12
Table of Contents
MOTOROLA
Section 11. Analog-to-Digital Converter (ADC)
11.1
Contents . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .143
11.2
Introduction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .143
11.3
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .144
11.4
11.4.1
11.4.2
11.4.3
11.4.4
11.4.5
Functional Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .144
ADC Port I/O Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .145
Voltage Conversion . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .146
Conversion Time . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .146
Continuous Conversion . . . . . . . . . . . . . . . . . . . . . . . . . . .146
Accuracy and Precision . . . . . . . . . . . . . . . . . . . . . . . . . . .147
11.5
Interrupts. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .147
11.6
11.6.1
11.6.2
Low-Power Modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .147
Wait Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .147
Stop Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .147
11.7
11.7.1
I/O Signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .147
ADC Voltage In (ADCVIN) . . . . . . . . . . . . . . . . . . . . . . . . .148
11.8
11.8.1
11.8.2
11.8.3
I/O Registers. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .148
ADC Status and Control Register. . . . . . . . . . . . . . . . . . . .148
ADC Data Register. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .151
ADC Input Clock Register . . . . . . . . . . . . . . . . . . . . . . . . .151
Section 12. Input/Output (I/O) Ports
12.1
Contents . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .153
12.2
Introduction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .153
12.3
12.3.1
12.3.2
12.3.3
Port A . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .156
Port A Data Register (PTA) . . . . . . . . . . . . . . . . . . . . . . . .156
Data Direction Register A (DDRA). . . . . . . . . . . . . . . . . . .157
Port A Input Pull-up Enable Register (PTAPUE) . . . . . . . .158
12.4
12.4.1
12.4.2
Port B . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .159
Port B Data Register (PTB) . . . . . . . . . . . . . . . . . . . . . . . .159
Data Direction Register B (DDRB). . . . . . . . . . . . . . . . . . .160