參數(shù)資料
型號(hào): AD8192ACPZ
廠商: Analog Devices Inc
文件頁數(shù): 11/28頁
文件大?。?/td> 0K
描述: IC SW MUX HDMI/DVI 2:1 56LFCSP
標(biāo)準(zhǔn)包裝: 1
功能: 開關(guān),DVI/HDMI
電路: 1 x 2:1
電壓電源: 單電源
電壓 - 電源,單路/雙路(±): 3.3V,5V
工作溫度: -40°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 56-VFQFN 裸露焊盤,CSP
供應(yīng)商設(shè)備封裝: 56-LFCSP-EP(8x8)
包裝: 托盤
AD8192
Rev. 0 | Page 19 of 28
TRANSMITTER SETTINGS REGISTER
TX_PE[x]: High Speed (TMDS) Output Pre-Emphasis Level
Select Bus (For All TMDS Channels)
Table 20. TX_PE[x] Description
TX_PE[x]
Description
00b
No pre-emphasis (0 dB)
01b
Low pre-emphasis (2 dB)
10b
Medium pre-emphasis (4 dB)
11b
High pre-emphasis (6 dB)
TX_PTO: High Speed (TMDS) Output Termination On/Off
Select Bit (For All Channels)
Table 21. TX_PTO Description
TX_PTO
Description
0b
Output termination off
1b
Output termination on
TX_OCL: High Speed (TMDS) Output Current Level Select
Bit (For All Channels)
Table 22. TX_OCL Description
TX_OCL
Description
0b
Output current set to 10 mA
1b
Output current set to 20 mA
SOURCE SIGN CONTROL REGISTER
A_SG[x]: High Speed (TMDS) Input A, Channel x Sign
Select Bits
Defines the input/input complement polarity of the Channel x.
Table 23. A_SG[x] Description
A_SG[x]
Description
0b
Channel sign is positive
1b
Channel sign is inverted
Table 24. A_SG[x] Mapping
A_SG[x]
OP[x]
ON[x]
0b
IP_A[x]
IN_A[x]
1b
IN_A[x]
IP_A[x]
B_SG[x]: High Speed (TMDS) Input B, Channel x Sign
Select Bits
These bits define the input/input complement polarity of the
Channel x.
Table 25. B_SG[x] Description
B_SG[x]
Description
0b
Channel sign is positive
1b
Channel sign is inverted
Table 26. B_SG[x] Mapping
B_SG[x]
OP[x]
ON[x]
0b
IP_B[x]
IN_B[x]
1b
IN_B[x]
IP_B[x]
SOURCE A INPUT/OUTPUT MAPPING REGISTER
A[x]_HS_MAP[1:0]: High Speed (TMDS) Input A, Output
Channel x, Select Bits
These bits define the input/output mapping of the high speed
channels when Source A is selected.
Table 27. A[x]_HS_MAP[1:0] Mapping
A[x]_HS_MAP[1:0]
O[x]
00b
A0
01b
A1
10b
A2
11b
A3
SOURCE B INPUT/OUTPUT MAPPING REGISTER
B[x]_HS_MAP[1:0]: High speed (TMDS) Input B, Output
Channel x, Select Bits
These bits define the input/output mapping of the high speed
channels when Source B is selected.
Table 28. B[x]_HS_MAP[1:0] Mapping
B[x]_HS_MAP[1:0]
O[x]
00b
B0
01b
B1
10b
B2
11b
B3
相關(guān)PDF資料
PDF描述
PIC18F4321T-I/PT IC PIC MCU FLASH 4KX16 44TQFP
ADG408BNZ IC MULTIPLEXER 8X1 16DIP
PIC32MX220F032DT-V/PT IC MCU 32BIT 32KB FLASH 44-TQFP
GRM21BC80J106ME19L CAP CER 10UF 6.3V 20% X6S 0805
PIC24FV16KA304T-I/PT MCU 16KB FLASH 2KB RAM 44TQFP
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
AD8192ACPZ-RL7 功能描述:IC SW MUX HDMI/DVI 2:1 56LFCSP RoHS:是 類別:集成電路 (IC) >> 接口 - 模擬開關(guān),多路復(fù)用器,多路分解器 系列:- 其它有關(guān)文件:STG4159 View All Specifications 標(biāo)準(zhǔn)包裝:5,000 系列:- 功能:開關(guān) 電路:1 x SPDT 導(dǎo)通狀態(tài)電阻:300 毫歐 電壓電源:雙電源 電壓 - 電源,單路/雙路(±):±1.65 V ~ 4.8 V 電流 - 電源:50nA 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:7-WFBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:7-覆晶 包裝:帶卷 (TR)
AD8192-EVALZ 制造商:AD 制造商全稱:Analog Devices 功能描述:2:1 HDMI/DVI Switch with Equalization and DDC/CEC Buffers
AD8192XCPZ 功能描述:IC SW MUX HDMI/DVI 2:1 56LFCSP 制造商:analog devices inc. 系列:- 包裝:托盤 零件狀態(tài):上次購(gòu)買時(shí)間 類型:視頻開關(guān) 應(yīng)用:HDTV,投影儀,機(jī)頂盒 安裝類型:表面貼裝 封裝/外殼:56-VFQFN 裸露焊盤 供應(yīng)商器件封裝:56-LFCSP-VQ(8x8) 標(biāo)準(zhǔn)包裝:1
AD8192XCPZ-RL 功能描述:IC SW MUX HDMI/DVI 2:1 56LFCSP 制造商:analog devices inc. 系列:- 包裝:帶卷(TR) 零件狀態(tài):上次購(gòu)買時(shí)間 類型:視頻開關(guān) 應(yīng)用:HDTV,投影儀,機(jī)頂盒 安裝類型:表面貼裝 封裝/外殼:56-VFQFN 裸露焊盤 供應(yīng)商器件封裝:56-LFCSP-VQ(8x8) 標(biāo)準(zhǔn)包裝:1
AD8193 制造商:AD 制造商全稱:Analog Devices 功能描述:Buffered 2:1 TMDS Switch